计算机组成原理附加习题—徐国雄

上传人:今*** 文档编号:108091445 上传时间:2019-10-22 格式:DOC 页数:12 大小:158KB
返回 下载 相关 举报
计算机组成原理附加习题—徐国雄_第1页
第1页 / 共12页
计算机组成原理附加习题—徐国雄_第2页
第2页 / 共12页
计算机组成原理附加习题—徐国雄_第3页
第3页 / 共12页
计算机组成原理附加习题—徐国雄_第4页
第4页 / 共12页
计算机组成原理附加习题—徐国雄_第5页
第5页 / 共12页
点击查看更多>>
资源描述

《计算机组成原理附加习题—徐国雄》由会员分享,可在线阅读,更多相关《计算机组成原理附加习题—徐国雄(12页珍藏版)》请在金锄头文库上搜索。

1、第一章1、有些计算机将一部分软件永远地存于ROM中,称为( ) A、硬件 B、固件 C、软件 D、辅助存储器2、以下说法错误的是( )A、硬盘是外部设备 B、软件的功能与硬件的功能在逻辑上是等效的 C、硬件实现的功能一般比软件实现具有更高的执行速度 D、软件的功能不能用硬件取代3、冯诺依曼计算机工作方式的基本特点是( )A、采用存储程序原理 B、控制流驱动方式 C、按地址访问并顺序执行指令 D、存储器按内容选择地址4、下列描述中,正确的是( )A、控制器能理解、解释并执行所有的指令以及存储结果 B、所有的数据运算都在CPU的控制器中完成C、ALU可存放运算结果D、输入、输出装置以及外界的辅助存

2、储器称为外部设备5、完整的计算机系统应该包括( )A、运算器、存储器、控制器 B、外部设备和主机 C、主机和应用程序 D、主机、外部设备、配套的软件系统6、CPU中不包括( )A、操作译码器 B、指令寄存器 C、地址译码器 D、通用寄存器7、在计算机系统中,表明系统运行状态的部件是( )A、程序计数器 B、指令寄存器 C、程序状态字 D、累加寄存器8、指令寄存器的位数取决于( )A、存储器的容量 B、指令字长 C、机器字长 D、存储字长9、在下列部件中,CPU存取速度由慢到快的排列顺序正确的是( )A、外存、主存、Cache、寄存器 B、外存、主存、寄存器、Cache C、外存、Cache、寄

3、存器、主存 D、主存、Cache、寄存器、外存10、存放当前执行指令的寄存器是( C ),存放欲执行指令地址的寄存器是( A)A、程序计数器 B、数据寄存器 C、指令寄存器 D、地址寄存器11、计算机硬件能够直接识别的语言是( )A、高级语言 B、自然语言 C、汇编语言 D、机器语言12、计算机执行最快的语言是( )。A、汇编语言 B、C语言 C、机器语言 D、Java语言13、只有当程序需要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序中的一行语句,此程序称为( )。A、目标程序 B、编译程序 C、解释程序 D、汇编程序14、32位个人计算机中,一个字节由( )位

4、组成。A、4 B、8 C、16 D、32 15、CPU中的译码器主要用于( )A、地址译码 B、指令译码 C、数据译码 D、控制信号译码16、计算机系统采用层次化结构组成系统,从最上层的最终用户到最底层的计算机硬件,其层次化构成为( )A、高级语言机器操作系统机器汇编语言机器传统机器微程序系统 B、高级语言机器操作系统机器传统机器汇编语言机器微程序系统 C、高级语言机器汇编语言机器操作系统机器传统机器微程序系统 D、高级语言机器汇编语言机器传统机器操作系统机器微程序系统第二章1、为了表示无符号十进制整数,下列哪些是合法的8421BCD码( )0111 10011101 01100000 110

5、01000 0101A、, B、, C、, D、,2、计算机中表示地址时,采用( )。A、原码 B、补码 C、移码 D、无符号数3、在整数定点机中,下列说法正确的是( )A、原码和反码不能表示-1,补码可以表示-1 B、3种机器数均可表示-1 C、原码和补码不能表示-1,反码可以表示-1 D、都不能表示-14、下列说法正确的是( )A、当机器数采用补码表示时,0有两种编码方式 B、当机器数采用原码表示时,0有两种编码方式 C、当机器数采用反码表示时,0有一种编码方式 D、无论机器数采用何种码表示,0都有两种编码方式5、假设机器字长为16位,用定点补码小数(一位符号位)表示时,一个字能表示的范围

6、是()A、0(1-2-15) B、-(1-2-15)(1-2-15) C、-1 1 D、-1(1-2-15)6、某机器字长为8位,采用原码表示法(一位符号位),则机器数所能表示的范围是( )A、-127+127 B、-127+128 C、-127 +127 D、-128+1287、定点补码加法运算中,( )时表明运算结果必定发生了溢出。A、双符号位相同 B、双符号位不同 C、正负相加 D、两个负数相加8、X补=1.X1X2X3X4,当满足下列( )时,X-1/2成立。A、X1必须为1,X2X4至少有一个为1 B、X1必须为1,X2X4任意C、X1必须为0,X2X4至少有一个为1 D、X1必须为

7、0,X2X4任意9、设X为整数,X补=1,X1X2X3X4X5,若要X-16,X1X5应满足的条件是( )A、X2X5至少有一个为1 B、X1必须为1,X2X5至少有一个为1 C、X1必须为0,X2X5至少有一个为1 D、X1必须为0,X2X5任意10、假设有4个整数用8位补码分别表示,r1=FEH, r2=F2H, r3=90H, r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是( )A、r1r2 B、r2r3 C、r1r4 D、r2r411、假设寄存器的内容为00000000,若它等于-128,则该机器采用了( )A、原码 B、补码 C、反码 D、移码12、在定点

8、机中执行算术运算时会产生溢出,其根本原因是( )A、主存容量不够 B、运算结果无法表示 C、操作数地址过大 D、栈溢出13、当定点运算发生溢出时,应( )A、向左规格化 B、向右规格化 C、舍入处理 D、发出出错信息14、若浮点数用补码表示,则判断运算结果为规格化数的方法是( )A、阶符与数符相同,则为规格化数 B、小数点后第一位为1,则为规格化数 C、数符与小数点后第一位数字相异,则为规格化数 D、数符与小数点后第一位数字相同,则为规格化数 15、在浮点机中,判断原码规格化的形式的原则是( )A、尾数的符号位与第一数位不同 B、尾数第一数位为1,数符任意 C、尾数的符号位与第一位相同 D、阶

9、符与数符不同16、在浮点机中,( )是隐藏的。A、阶码 B、数符 C、尾数 D、基数17、关于浮点数在IEEE754标准中的规定,下列说法中错误的是( )浮点数可以表示正无穷大和负无穷大两个值如果需要,也允许使用非格式化的浮点数对任何形式的浮点数都要求使用隐藏位技术对32为浮点数的阶码采用了偏移值为127的移码表示,尾数用原码表示A、, B、, C、只有 D、,18、float型数据通常用IEEE754标准中的单精度浮点格式表示。如果编译器将float型变量X分配在一个32为浮点寄存器FR1中,且X=-8.25,则FR1的内容是( )A、C104 0000H B、C242 0000H C、C1

10、84 0000H D、C1C2 0000H19、float类型(IEEE754单精度浮点数格式)能表示的最大正整数是( )A、2126-2103 B、2127-2104 C、2127-2103 D、2128-210420、算术逻辑单元(ALU)的功能一般包括( )A、算术运算 B、逻辑运算 C、算术运算和逻辑运算 D、加法运算21、加法器采用先行进位的根本目的是( )A、优化加法器的结构 B、快速传递进位信号 C、增强加法器的功能 D、以上都不是22、组成一个运算器需要多个部件,但下列所列( )不是组成运算器的部件。A、通用寄存器组 B、数据总线 C、ALU D、地址寄存器23、串行运算器结构

11、简单,其运算规律是( )A、由低位到高位先行进行进位运算 B、由低位到高位先行进行借位运算 C、由低位到高位逐位运算 D、由高位到低位逐位运算24、ALU属于( )A、时序电路 B、控制器 C、组合逻辑电路 D、寄存器第三章1、下述说法正确的是( )半导体RAM信息可读可写,且断电后仍能保持记忆动态RAM是易失性RAM,而静态RAM中的存储信息是不易失的半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的半导体RA是非易失性的RAMA、, B、只有 C、 D、全错2、半导体静态存储器(SRAM)的存储原理是( )A、依靠双稳态电路 B、依靠定时刷新 C、依靠读后再生 D、信息不再变

12、化3、下面描述错误的是( )A、随机存储器可随时存取信息,掉电后信息丢失 B、在访问随机存储器是,访问时间与单元的物理位置无关 C、主存储器中存储的信息均是不可改变的 D、随机存储器和只读存储器可以统一编址4、在对破坏性读出的存储器进行读写操作时,为维持原存信息不变,必须辅以的操作是( )A、刷新 B、再生 C、写保护 D、主存校验5、在CPU执行一段程序的过程中,Cache的存取次数为4600次,由主存完成的存取次数为400次。若Cache的存取时间为5ns,主存的存取时间为25ns,则CPU的平均访问时间为( )ns。A、5.4 B、6.6 C、8.8 D、9.26、若主存读写时间为30ns,Cache的读写时间为3ns,平均读写时间为3.27ns,则Cache的命中率为( )。A、90% B、95% C、97% D、99%7、某SRAM芯片,其容量为5128位,除电源和接地端外,该芯片引出线的最小数目应该是( )A、23 B、25 C、50 D、198、某机器的主存储器共32KB,由16片16K1位(内部采用128128存储阵列)的DRAM芯片构成。若采用集中式刷新方式,且刷新周期为2ms,那么所有

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号