tms320x280x 系统控制和中断参考指南

上传人:ji****en 文档编号:107676990 上传时间:2019-10-20 格式:PDF 页数:134 大小:1.09MB
返回 下载 相关 举报
tms320x280x 系统控制和中断参考指南_第1页
第1页 / 共134页
tms320x280x 系统控制和中断参考指南_第2页
第2页 / 共134页
tms320x280x 系统控制和中断参考指南_第3页
第3页 / 共134页
tms320x280x 系统控制和中断参考指南_第4页
第4页 / 共134页
tms320x280x 系统控制和中断参考指南_第5页
第5页 / 共134页
点击查看更多>>
资源描述

《tms320x280x 系统控制和中断参考指南》由会员分享,可在线阅读,更多相关《tms320x280x 系统控制和中断参考指南(134页珍藏版)》请在金锄头文库上搜索。

1、Preliminary TMS320x280xTMS320x280x DSPDSP 系系统统控控制制和和中中断断 参参考考指指南南 文献编号: ZHCU003 2004 年 11 月修订 2005 年 5 月 Preliminary 2ZHCU0032004 年 11 月修 订 2005 年 5 月 内内容容 目目录录.3 3 序序言言1111 1 1存存储储器器.1515 1.1闪存和 OTP 存储器16 1.1.1闪存16 1.1.2OTP 存储器.16 1.2闪存和 OTP 功率模式16 1.2.1闪存和 OTP 性能.17 1.2.228x 闪存管道模式.18 1.2.3更改闪存配置寄

2、存器的规范.19 1.3闪存和 OTP 寄存器20 2 2代代码码安安全全模模块块 (CSM)(CSM)2727 2.1功能说明28 2.2CSM 对其它片上资源的影响30 2.3在用户应用程序中集成代码安全.30 2.3.1要求安全解锁的环境.31 2.3.2密码匹配流程33 2.3.3具有/不具有代码安全的器件的取消保护注意事项34 2.4保护安全逻辑必须执行的操作和不能执行的操作36 2.4.1必须执行的操作36 2.4.2不能执行的操作36 2.5CSM 功能 - 总结36 3 3时时钟钟.3737 3.1时钟和系统控制.38 3.2OSC 和 PLL 块.45 3.2.1基于 PLL

3、 的时钟模块.45 3.2.2主振荡器失败检测.45 3.2.3XCLKOUT 生成48 3.2.4PLL 控制 (PLLCR) 寄存器48 3.2.5PLL 控制、状态和 XCLKOUT 寄存器说明.50 3.2.6外部参考振荡器时钟选项52 3.3低功率模式块.52 3.4看门狗模块55 3.4.1仿真注意事项57 3.532 位 CPU 定时器 0/1/2.57 4 4通通用用输输入入/ /输输出出 (GPIO)(GPIO)6363 4.1GPIO 模块概述.64 4.2配置概述64 4.3数字通用 I/O 控制66 4.3.1输入鉴定.67 4.4GPIO 和外设多路复用68 4.5寄

4、存器位定义.76 ZHCU0032004 年 11 月修 订 2005 年 5 月内容3 Preliminary 5 5外外设设帧帧.9595 5.1外设帧寄存器.96 5.2EALLOW 保护寄存器98 5.3器件仿真寄存器.102 5.5先写后读保护103 6 6外外设设中中断断扩扩展展 (PIE)(PIE).105105 6.1PIE 控制器概述.106 6.1.1中断操作顺序.106 6.2矢量表映射108 6.3中断源.110 6.3.1处理多路复用中断的规范.111 6.3.2启用和禁用多路复用外设中断的规范112 6.3.3从外设到 CPU 的多路复用中断请求流程113 6.3.

5、4PIE 矢量表.114 6.4PIE 配置寄存器.122 6.5PIE 中断寄存器.123 6.5.1PIE 中断标志寄存器.123 6.5.2PIE 中断启用寄存器.124 6.5.3CPU 中断标志寄存器 (IFR)125 6.5.4中断启用寄存器 (IER) 和调试中断启用寄存器 (DBGIER).126 6.6外部中断控制寄存器130 A A修修订订历历史史记记录录.133133 内容4ZHCU0032004 年 11 月修 订 2005 年 5 月 Preliminary 附附图图目目录录 1-1闪存功率模式状态图.17 1-2闪存管道.18 1-3闪存配置存取流程图.19 1-4

6、闪存选项寄存器 (FOPT)21 1-5闪存功率寄存器 (FPWR)21 1-6闪存状态寄存器 (FSTATUS).22 1-7闪存待机等待寄存器(FSTDBYWAIT)23 1-8闪存待机至活动等待计数器寄存器 (FACTIVEWAIT)23 1-9闪存等待状态 (FBANKWAIT) 寄存器24 1-10OTP 等待状态寄存器 (FOTPWAIT)25 2-1CSM 状态和控制寄存器 (CSMSCR)31 2-2密码匹配流程 (PMF).33 3-1时钟和复位域38 3-2外设时钟控制寄存器 0 (PCLKCR0).39 3-3外设时钟控制寄存器 1 (PCLKCR1).39 3-4系统控

7、制与状态寄存器 (SCSR).42 3-5高速外设时钟预分频器 (HISPCP) 寄存器.43 3-6低速外设时钟预分频器 (LOSPCP) 寄存器.44 3-7OSC 和 PLL 块45 3-8振荡器失败检测逻辑图46 3-9XCLKOUT 生成48 3-10PLLCR 更改规范流程图49 3-11PLLCR 寄存器布局.50 3-12PLL 状态寄存器 (PLLSTS)51 3-13XCLKOUT 寄存器 (XCLK)52 3-14低功率模式控制 0 寄存器 (LPMCR0)54 3-15看门狗模块.55 3-16看门狗计数器寄存器 (WDCNTR).56 3-17看门狗复位 Key 寄存

8、器 (WDKEY)56 3-18看门狗控制寄存器 (WDCR)57 3-19CPU 定时器58 3-20CPU 定时器中断信号和输出信号58 3-21TIMERxTIM 寄存器 (x = 1, 2, 3)59 3-22TIMERxTIMH 寄存器 (x = 1, 2, 3)59 3-23TIMERxPRD 寄存器 (x = 1, 2, 3)59 3-24TIMERxPRDH 寄存器 (x = 1, 2, 3)60 3-25TIMERxTCR 寄存器 (x = 1, 2, 3)61 3-26TIMERxTPR 寄存器 (x = 1, 2, 3)61 3-27TIMERxTPRH 寄存器 (x =

9、 1, 2, 3).62 4-1操作模式.64 4-2输入鉴定.67 4-3输入限定器时钟周期.67 4-4GPIO 端口 A MUX 1 (GPAMUX1) 寄存器.76 4-5GPIO 端口 A MUX 2 (GPAMUX2) 寄存器.78 4-6GPIO 端口 B MUX 1 (GPBMUX1) 寄存器.81 4-7GPIO 端口 A 鉴定控制 (GPACTRL) 寄存器82 4-8GPIO 端口 B 鉴定控制 (GPBCTRL) 寄存器83 4-9GPIO 端口 A 鉴定选择 1 (GPAQSEL1) 寄存器.84 4-10GPIO 端口 A 鉴定选择 2 (GPAQSEL2) 寄存器

10、.84 4-11GPIO 端口 B 鉴定选择 1 (GPBQSEL1) 寄存器.84 4-12GPIO 端口 A 方向 (GPADIR) 寄存器86 4-13GPIO 端口 B 方向 (GPBDIR) 寄存器86 ZHCU0032004 年 11 月修 订 2005 年 5 月附图目录5 Preliminary 4-14GPIO 端口 A 上拉禁用 (GPAPUD) 寄存器.87 4-15GPIO 端口 B 上拉禁用 (GPBPUD) 寄存器.87 4-16GPIO 端口 A 数据 (GPADAT) 寄存器88 4-17GPIO 端口 B 数据 (GPBDAT) 寄存器89 4-18GPIO

11、端口 A 设置、清除和转换(GPASET、GPACLEAR 和 GPATOGGLE)寄存器90 4-19GPIO 端口 B 设置、清除和转换(GPBSET、GPBCLEAR 和 GPBTOGGLE)寄存器91 4-20GPIO XINT1、XINT2、XNMI 中断选择(GPIOXINT1SEL、GPIOXINT2SEL 和 GPIOXNMISEL)寄存器.92 4-21GPIO 低功率模式唤醒选择 (GPIOLPMSEL) 寄存器.93 5-1器件配置 (DEVICECNF) 寄存器.102 5-2部件 ID 寄存器103 5-3REVID 寄存器103 6-1概述:使用 PIE 块多路复用

12、中断.106 6-2典型的 PIE/CPU 中断响应 - INTx.y.107 6-3复位流程图.109 6-4外部和 PIE 中断源110 6-5多路复用的中断请求流程图113 6-6PIECTRL 寄存器(地址 CE0).123 6-7PIE 中断确认寄存器 (PIEACK) 寄存器(地址 CE1).123 6-8PIEIFRx 寄存器 (x = 1 - 12)123 6-9PIEIERx 寄存器 (x = 1 - 12)124 6-10中断标志寄存器 (IFR) CPU 寄存器.125 6-11中断启用寄存器 (IER) CPU 寄存器127 6-12调试中断启用寄存器 (DBGIER)

13、 CPU 寄存器128 6-13外部中断 1 控制寄存器 (XINT1CR)(地址 7070h)130 6-14外部中断 2 控制寄存器 (XINT2CR)(地址 7071h).130 6-15外部 NMI 中断控制寄存器 (XNMICR) 地址 7077h131 6-16外部中断 1 计数器 (XINT1CTR)(地址 7078h)131 6-17外部中断 2 计数器 (XINT2CTR) 地址 7079h.132 6-18外部 NMI 中断计数器 (XNMICTR)(地址 707Fh).132 附图目录6ZHCU0032004 年 11 月修 订 2005 年 5 月 Preliminar

14、y 附附表表目目录录 1-1闪存 / OTP 配置寄存器20 1-2闪存选项寄存器 (FOPT) 字段说明.21 1-3闪存功率寄存器 (FPWR) 字段说明.21 1-4闪存状态寄存器 (FSTATUS) 字段说明.22 1-5闪存待机等待寄存器 (FSTDBYWAIT) 字段说明23 1-6闪存待机至活动等待计数器寄存器 (FACTIVEWAIT) 字段说明23 1-7闪存等待状态寄存器 (FBANKWAIT) 字段说明24 1-8OTP 等待状态寄存器 (FOTPWAIT) 字段说明.25 2-1安全级别.28 2-2CSM 影响的 280x 资源.30 2-3不受 CSM 影响的 28

15、0x 资源.30 2-4代码安全模块 (CSM)31 2-5CSM 状态和控制寄存器 (CSMSCR) 字段说明.31 3-1PLL、时钟、看门狗和低功率模式寄存器39 3-2外设时钟控制寄存器 0 (PCLKCR0) 字段说明.40 3-3外设时钟控制寄存器 1 (PCLKCR1) 字段说明41 3-4系统控制与状态寄存器 (SCSR) 字段说明.42 3-5高速外设时钟预分频器 (HISPCP) 字段说明.43 3-6低速外设时钟预分频器 (LOSPCP) 寄存器.44 3-7可能的 PLL 配置模式.45 3-8PLLCR 位说明50 3-9PLL 状态寄存器 (PLLSTS) 字段说明

16、51 3-10XCLKOUT 寄存器 (XCLK) 字段说明.52 3-11280x 低功率模式52 3-12低功率模式.53 3-13低功率模式控制寄存器 0 (LPMCR0) 字段说明54 3-14看门狗计数器寄存器 (WDCNTR) 字段说明.56 3-15看门狗复位 Key 寄存器 (WDKEY) 字段说明56 3-16看门狗控制寄存器 (WDCR) 字段说明57 3-17CPU 定时器 0、1、2 配置和控制寄存器58 3-18TIMERxTIM 寄存器字段说明.59 3-19TIMERxTIMH 寄存器字段说明.59 3-20TIMERxPRD 寄存器字段说明.60 3-21TIMERxPRDH 寄存器字段说明.60 3-22TIMERxTCR 寄存器字段说明.61 3-23TIMERxTPR 寄存器字段说明.62 3-24TIMERxTPRH 寄存器字段说明.62 4-1GPIO 控制寄存器65 4-2GPIO 中断和低功率模式选择寄存器65 4-3GPIO 数据寄存器66 4-4外设输入的默认状态.69 4-52808 GPIO

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 电子/通信 > 综合/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号