【2017年整理】开源开集开漏

上传人:豆浆 文档编号:1035326 上传时间:2017-05-26 格式:DOC 页数:3 大小:29.50KB
返回 下载 相关 举报
【2017年整理】开源开集开漏_第1页
第1页 / 共3页
【2017年整理】开源开集开漏_第2页
第2页 / 共3页
【2017年整理】开源开集开漏_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《【2017年整理】开源开集开漏》由会员分享,可在线阅读,更多相关《【2017年整理】开源开集开漏(3页珍藏版)》请在金锄头文库上搜索。

1、晶体管电路中开源、开漏、开集、开发电路总结和应用蔡欣荣(西安交通大学计算机系统结构研究所,西安 710049)摘要:文章针对在常见晶体管电路设计中,所遇到的开源、开漏、开集、开发电路这些概念名词理解不清而导致电路搭建错误的问题,进行概念总结并说明各自电路外接上拉电阻和下拉电阻的原理,给出具体实际的电路加以说明。并在工程实际应用中,提出了对于 MOS 管和双极性晶体管电路在上拉电阻和下拉电阻方面应该注意的规则。关键词: 双极性晶体管 MOS 开漏 开集 上拉电阻 下拉电阻 对于常见在晶体管电路分析和设计中,经常会遇到开源(OpenSource)、开漏(Open Drain)、开集(Open Co

2、llector)、开发(Open Emitter)这些概念名词,有时候对这些概念名词的理解不到位,从而导致电路设计不满足要求,引发电路不能正常工作、电磁干扰噪音很大等问题。开漏电路中的“漏”指的是场效应管的漏极,那么开源电路中的“源”指的是场效应管的源极。同理,开集电路和开发电路中的“集”和“发”分别指的是三极管的集电极和发射极。文章对这四种电路分别加以说明,对于开漏、开集电路需要上拉电阻和上拉电压,他们的大小要满足电路的应用需求和限定在晶体管参数以内,对于开源、开发电路也有相应的要求。本文对这些要求都做了详实的说明,以实际的电路加以分析。1 开源、开漏、开集、开发电路要求开漏电路和开源电路一

3、般是以绝缘栅型场效应管的漏极、源极为输出的电路。开漏电路一般用法是在漏极外部的电路添加上拉电阻,而开源电路一般在外部电路添加一个下拉电阻。完整的开漏电路应该由开漏器件和开漏上拉电阻组成。同理,完整的开源电路应该由开源器件和开源下拉电阻组成。开集电路和开发电路一般是以三极管的集电极、发射极为输出的电路。开集电路一般用法是在集电极外部的电路添加上拉电阻,而开发电路一般在外部电路添加一个下拉电阻。完整的开集电路应该由三极管工艺器件和开集上拉电阻组成,同理,完整的开发电路应该由三极管工艺器件和开发下拉电阻组成。通过上面的图示,只有加上外部拉电阻和电压,才能使输出有确定的值。上拉电阻又称为输入电阻,主要

4、是为了要求为低电平脉冲触发而用的,如一般的复位电路。下拉电阻又称为输出电阻,主要是为了一般下级输入为高电平触发的电路,如中断请求、同步电路。2 开漏、开源、开集、开发四种电路特点开源、开漏电路都要外接电阻。利用外接电阻可以驱动下级输入的能力,增强电路的驱动能力。只要给芯片适当的工作电压,外部的输出电平在一定范围内可以由外部上拉电压来决定。内部只需要很小的栅极驱动电流,就可以驱动 MOS 管的导通,实现小电平控制高电平输出。当内部 MOS 管导通时,电流是从外部的 VCC 流入上拉电阻经 MOS 管到地或者先经过 MOS 管然后灌入下拉电阻到地。开源电路必须外接下拉电阻,开漏电路必须外接上拉电阻

5、。否则不能产生所需要的电平,不接电阻一般为高阻态,且会产生干扰。当开漏电路不接上拉电阻时只能输出低电平。上拉电阻或下拉电阻决定了转换的速度,电阻越大,转换速度越慢,因为漏源之间的电容和上拉电阻或下拉电阻形成 RC 的充放电时间,但是相应的功耗就会降低。其功耗功率为。所以电阻越大,功耗越低。开集电路和开漏电路原理类似,在一般工程应用中我们可以用开集电路来替代开漏电路。3 开漏、开源、开集、开发四种电路应用31 搭建“或非”逻辑和“或”电路逻辑多个开漏输出可以并联到一条输出线上,从而产生“或非逻辑”的功能,如图 5 所示。当只要其中的一个线路输入为高电平,整个输出就为低电平。这在 PC 机总线使用

6、权判断上很有作用,当有一个逻辑在使用总线,其输出就为低电平。据此想法,我们将多个开源输出并联到一条输出线上,从而产生“或逻辑”的功能。当其中的一个线路的输出为高电平,整个输出就为高电平。这也可以用在某种判断逻辑上。同理,可以通过晶体管来形成开集“或非”电路或者开发“或”电路。开集、开发电路用的是晶体三极管,开关速度很快,满足一些特殊的高速应用要求。但是三极管电路功耗比 MOS 管要大,且其驱动电路能力没有 MOS 强。32 CMOS 电路实现电平转换如图 8 所示,对于输入 3.3 电压,通过 CMOS 反相器,那么 Q1 N-MOS 将会导通,Q2 关闭,Q1 输出的是低电平,Q3 不会导通

7、的,所以输出为 5 高电平。如果输入的是 0 电压,那么输入负载 P-MOS 管将导通,输出高电压驱动 Q3,从而最后 Q3 上拉输出为低电平。但是上拉电阻的选择能够使得当输出为低电平时,低电平应该低于下级输入电路要求的低电平门槛值。33 CMOS 工艺看门狗芯片外部上拉和下拉电阻CAT24C0211是 CATALYST 公司带有 2K 字节 E2PROM 看门狗芯片,该芯片采用的是 CMOS 工艺,其 RESET 引脚是开源输出,/RESET 引脚是开漏输出。RESET 引脚是高电平触发,由于开源输出应接下拉电阻,/RESET 引脚是低电平触发,是开漏输出引脚应接上拉电阻。34 TTL 管驱

8、动 MOS 管进行大电压输出小电流驱动大电压输出,满足一些特殊的应用场合。TTL 管采用 2N39042,MOS 管采用 IRF8403。2N3904 最大基极输入电流为 100,集电极到发射极之间最大电压为 40 集电极和发射极之间的最大电流为。IRF840 栅源之间最大正向电压可以加到 20,同时栅极电阻很高,在正向 20 以内其最大栅极电流为 100,所以功耗很低,漏源最大正向导通电流。下面我们来分析一下上面的电路。TTL 管采用集电极上拉电阻,MOS 管采用开漏上拉电阻。我们实现是 TMS320F2812DSP 串口 MDXA 输出4,其输出高电平是 3.3,低电平一般很小,认为其为

9、0。输入为方波脉冲。当 DSP 输入脉冲为低电平时,假设为 0 电平,则 TTL 管截止,TTL 管上拉输出为 12,驱动 MOS 管,MOS 管导通,由于栅极输入电流很小,基本上 12 经 R1 上拉电阻和栅极电阻进入地,电流很小。一般情况下,我们只需要考虑栅极输入电压就可以了。12 可以使 MOS 管导通,MOS 管上拉输出为 0。当 DSP 输入脉冲为高电平时,TTL 管导通,其基极和发射极压降为 0.7,认为 Vb=0.7,则 ,此时流过 R1电流为,设为流入栅极的电流,由于栅极电阻很高,认为流入栅极的电流很小忽略不计,所以,由管子的放大倍数设,那么,因,所以这时晶体管饱和,晶体管上拉

10、输出约为 0,MOS 管截止,其上拉输出为50。对于 TTL 管,所以管子不会击穿。4 开漏、开源、开集、开发四种电路拉电阻的要求对于选择晶体管外接上拉电阻时,注意管子的导通电流,上拉电阻不能太小,太小那么集电极发射极之间或者源极、漏极电流就会变大,导致管子过热击穿。选择时注意晶体管的各项参数。 驱动能力和功耗之间的平衡选择。 无论对于 MOS 管电路,还是 TTL 电路,如果开漏或者开集输出作为下一级的输入,上拉电阻或下拉电阻一定要保证为下一级提供足够的驱动电流,但是电流值也不能太大,应该满足一定的范围,电流越小功耗越低,但同时也要注意驱动能力和功耗的恰当选择。在频率特性方面,如开漏电路上拉电阻为例,上拉电阻和管漏源级之间的电容和下级电路之间的输入电容会形成延迟,电阻越大,那么延迟也就越大。上拉电阻的设定应考虑电路在这方面的需求。下拉电阻也应该有类似的考虑。有些引脚必须接拉电阻,一是为了提高驱动能力,提供适合的电平,提供电流的泄荷通道; 二是加拉电阻可以提高信号输入的噪声容限,以提高抗电磁干扰能力。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号