【2017年整理】微机原理与接口技术选择填空题

上传人:德****1 文档编号:1026272 上传时间:2017-05-26 格式:DOC 页数:14 大小:158KB
返回 下载 相关 举报
【2017年整理】微机原理与接口技术选择填空题_第1页
第1页 / 共14页
【2017年整理】微机原理与接口技术选择填空题_第2页
第2页 / 共14页
【2017年整理】微机原理与接口技术选择填空题_第3页
第3页 / 共14页
【2017年整理】微机原理与接口技术选择填空题_第4页
第4页 / 共14页
【2017年整理】微机原理与接口技术选择填空题_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《【2017年整理】微机原理与接口技术选择填空题》由会员分享,可在线阅读,更多相关《【2017年整理】微机原理与接口技术选择填空题(14页珍藏版)》请在金锄头文库上搜索。

1、1一、单项选择题(请从 4 个备选答案中选择最适合的一项,每小题 1 分,共 1 分)1、8086 CPU 是一个( B )位的微处理器。A、8 B、16 C、20 D、322、指令 MOV AX,BX中源操作数的寻址方式为( A )。A、寄存器间接寻址 B、立即寻址 C、直接寻址 D、变址寻址3、8086 微处理器中的 SS 是( C )寄存器。 A、代码段 B、数据段 C、堆栈段 D、附加段 4、以下为中断允许标志的是( B )。A、OF B、IF C、DF D、ZF 5、下列指令不正确的是( A )。A、MOV 123H,BX B、ADD AX,BXC、MOV AX,234H D、SUB

2、 AX,1234H6、在 8086 宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是( B )。A、 汇编指令 B、 伪指令 C、 机器指令 D、 宏指令7、某 DRAM 芯片,其存储容量为 512K8 位,该芯片的地址线和数据线数目为( D )。 A、8, 512 B、512,8 C、18, 8 D、19, 88、CPU 与 I/O 设备间传送的信号有( D )。A、控制信息 B、状态信息 C、数据信息 D、以上三种都有9、8255A 工作于方式 1 输出方式,A 口/B 口与外设之间的控制状态联络信号是 ( C )。A、 与 IBF B、IBF 与STB AKC、 与 D、

3、与 OFKOFSTB10、异步串行通信中的波特率是指( D )。 A、每秒钟传送的字符数 B、每秒钟传送的字节数 C、每秒钟传送的字数 D、每秒钟传送的二进制位数 1、B 2、A 3、C 4、 B 5、A 6、B 7、D 8、D 9、C 10、D21. 8086CPU 寻址I/O 端口最多使用( D )条地址线。 DA.8 B.10 C.12 D.162. CPU 执行IN 指令时有效的信号组合是( A )。 AA.RD =0, M/IO=1 B. RD =0, M/IO= 0C.WR =0, M/IO=1 D. WR =0, M/IO=03.某计算机的字长是16 位,它的存储器容量是64KB

4、,若按字编址那么它的最大寻址范围是( B )。 BA.64K 字 B.32K 字 C.64KB D.32KB4.某一SRAM 芯片的容量是5128 位,除电源和接地线外,该芯片的其他引脚最少应为( )根。 DA.25 B.23 C.21 D.195.8088/8086 的基本总线周期由( B )个时钟周期组成。 BA.2 B.4 C.5 D.66.在8086 系统中中断号为0AH,则存放中断向量的内存起始地址为( B )。 BA.0AH B.28H C.4AH D.2AH7.采用两片8259A 可编程中断控制器级联使用,可以使CPU 的可屏蔽中断扩大到( A )。 AA.15 级 B.16 级

5、 C.32 级 D.64 级8.当IF=0,8088/8086CPU 不响应( B )中断请求。 BA.INT N B.INTR C.NMI D.INTO9.8253 可编程定时器/计数器中,其二进制的最大计数初值为( C )。 CA.65536 B.7FFFH C.0000H D.FFFFH10.8086/88CPU 在响应中断时要执行( B )个中断响应周期。 BA.1 个 B.2 个 C.3 个 D.4 个11. 中断向量表是存放( B )的存储区域. BA.中断类型号 B.中断服务程序入口处地址C.中断断点地址 D.程序状态字12.INT8255 中可用置位/复位控制字对( C )的各

6、位进行按位操作以实现某些控制功能。 CA.A 口 B.B 口 C.C 口 D.数据总线缓冲器11.RS-232C 标准规定信号“0”和“1”的电平是( C )。 CA.0V 和+3V+15V B.-3V-15V 和0V3C. +3V 至+15V 和-3V-15V D.+3V+15V 和-0V12.对于开关型设备的控制,适合采用的I/O 传送方式是( AA )。 AA.无条件 B.查询 C.中断 D.DMA13.在计算机与外设之间传送数据时,占用CPU 时间最长的传送方式是( A )。 AA查询 B.中断 C.DMA D.IOP14. 既然是在数据传输率相同的情况下,那么,又说同步字符传输速度要

7、高于异步字符传输其原因是( B )。 BA.发生错误的概率少 B.附加位信息总量少C.双方通信同步 D.字符之间无间隔15.巳知DRAM2118 芯片容量为16K1 位, 若组成64KB 的系统存储器,则组成的芯片组数和每个芯片组的芯片数为( D )。 DA.2 和 8 B. 1 和 16 C.4 和 16 D.4 和 816.INT 8259 中断屏蔽寄存储器的作用是( B )。 BA.禁止CPU 响应外设的中断请求 B.禁止外设向CPU 发中断请求C.禁止软中断请求 D.禁止NMI 中断请求17.在正常EOI 方式下, 中断结束命令是清除( B )中的某一位。 BAIRR B.ISR C.

8、IMR D.程序状态字18.软中断INT N 的优先级排列原则是( C )。 CA.N 值愈小级别愈高 B.N 值愈大级别愈高C.无优先级别 D.随应用而定19.串行异步通信传输的主要特点是( B )。 BA.通信双方不必同步 B.每个字符的发送是独立的C.字符之间的传送时间长度应相同 D.字符发送速率由波特率决定20. 8 位D/A 转换器的分辨率能给出满量程电压的( D )。 DA.1/8 B. 1/16 C.1/32 D.1/2564二、填空题(每空 1 分,共 15 分)1、8086 CPU 可分为两个独立的工作部件 总线接口 和 执行 ,其地址总线为 20 条,最大可寻址 1M 字节

9、的存储空间。2、系统总线按照其功能可分为 数据 、 地址 和 控制 三类。3、已知 CS=2000H,IP=1000H,则指令所处的物理地址= 21000 H。4、若寄存器 AX、BX、CX、DX 的内容分别为 10,11,12,13 时,依次执行PUSH AX,PUSH BX, POP CX,POP DX 后,寄存器 CX 的内容为 11 。5、I/O 端口编址方式有_ 储存器映像的 I/O 寻址方式和_ I/O 映像的 I/O 寻址 _方式两种。6、按存储器在计算机中的作用,存储器可以分为高速缓冲存储器 、 主存储器 和 辅助存储器 三种。7、8086 CPU 中断系统具有 256 级中断

10、,以不同的序号分别表示。8、A/D 转换器的功能是 。1、 总线接口部件 BIU 和 指令执行部件 EU , 1M 2、 数据总线 、 地址总线 和 控制总线 3、 21000 4、 11 5、 存储器映像的 I/O 寻址 , I/O 映像的 I/O 寻址 6、高速缓冲存储器 、主存储器(内存)和辅助存储器(外存)7、256 8、 将模拟信号转换成数字信号 一、单选题二、填空题1.RESET 信号到来后8088/8086 的CS 和IP 分别为_ FFFF _H 和_ 0000_H 。2. 在特殊全嵌套方式下,8259 可响应 同级或高级 中断请求。3. CPU 与外设接口通过 数据 总线传送

11、状态信号与命令信号。54. 8255 有3 种工作方式, 其中 方式2 只允许A 口使用。5. 有地址重迭现象的译码方式为 部分译码 和 线选法 。6. 外设端口的编址方式有 I/O 端口独立编址 和 I/O 端口与存储器统一编址。7.INT8253 采用BCD 码计数时,其最大计数值为_10000_,此时的计数初值为_0000_。8.8088/8086 的AD7-AD0 是地址数据复用引脚,在T1 时传送_地址信号_。9.8259A 作为主片时其引脚CAS0-CAS2 的信息传送方向是 _向外_ 。10.堆栈是内存中的一个专用区域,其存取原则是: 后进先出 。一、单选题18086CPU通过( 1 )控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX指令时,该信号线为( 2 )电平。(1) A. M/ IO B. DEN C. ALE D. MN/MX(2) A. 高

展开阅读全文
相关资源
相关搜索

当前位置:首页 > IT计算机/网络 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号