hm65 75完美修正版上电时序 经典之作

上传人:简****9 文档编号:102543998 上传时间:2019-10-03 格式:PDF 页数:7 大小:368.28KB
返回 下载 相关 举报
hm65 75完美修正版上电时序 经典之作_第1页
第1页 / 共7页
hm65 75完美修正版上电时序 经典之作_第2页
第2页 / 共7页
hm65 75完美修正版上电时序 经典之作_第3页
第3页 / 共7页
hm65 75完美修正版上电时序 经典之作_第4页
第4页 / 共7页
hm65 75完美修正版上电时序 经典之作_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《hm65 75完美修正版上电时序 经典之作》由会员分享,可在线阅读,更多相关《hm65 75完美修正版上电时序 经典之作(7页珍藏版)》请在金锄头文库上搜索。

1、 HM65 75 上电时序分析 待机部分: PCH 在待机时增加了一些信号,电压, VCCDSW3_3: 在英特尔官方文档中,此信号概括的比较少, 通常理解为,用于唤醒 PCH 深度睡眠的信号,正常是要为高电 平 3.3V,如 PCH 不支持此深度睡眠是时, 与 VCCSUS3_3 相连。 DPWROK: 为 VCCDSW3_3 的电压电源好信号,PCH 不支持 深度睡眠时,与 RSMRST#相连。 SLP_SUS#: 深度睡眠指示信号,可以用于开启 S5 状态的电压,如 VCCSUS3_3 电压,PCH 不支持深度睡眠时,此信号悬空. HM65 75 时序特点: 1,PCH 的待机条件增加了

2、,深度睡眠的一些信号,电压。 2,CPU 供电在时钟之后. 3,CPU 电压的调节由 PVID 改为 SVID(CPU 通过串行总线控 制产生,调节 CPU 电压) 4,集显供电的产生要跑码过内存后,CPU 再次发出 SVID 开启 集显供电。 5,BIOS 问题会引起无时钟,时钟异常,无 CPU 供电和集显供 电, (常见故障为有 CPU 供电,无集显供电,刷 BIOS 后 OK) 6,所有时钟有 PCH 发出,25M 不起振 PCH 不会读 BIOS HM65 75 BIOS 不在是以前的 BIOS 那么简单, BIOS 也像硬盘一样被分为多个 区。 从图中可以看出 BIOS 的功能在 6

3、5 75 上发挥的巨大作用,英 特尔的 AMT 功能的强大。 (要不是有这东西估计以后的机器都 会好修多了)每个区分别装着各自所需的程序,如上电自检, AMT。 。 。 。 。 。 从图中可以看出 BIOS 问题的确会引起时钟异常。 时序部分: 1. 在没有插入适配器或电池时,通过 3V 的纽扣电池给 PCH 的 RTC 电路供电,PCH 在得到供电后会给 32.768KHz 晶振起振,接 着产生 RTCRST#,SRTCRST#。 2. 在插入适配器后产生公共点,公共点给到待机芯片,产生待机 线性电压,线性电压会给到 EC,给 EC 待机供电,接着产生 EC 待机 时钟 32.768KHz,

4、待机复位 3. EC 在得到待机供电,待机时钟,待机复位后,就会发出片选 (CS#)选中 BIOS,读取 BIOS 程序配置自身脚位,如果 EC 检测 到充电芯片发过来的适配器检测信号,ACIN, 就会自动发出信号去 开启 PCH 的待机电压(VCCSUS3_3,V5REF_SUS), PCH 在收到待机电压后会发出一个应答信号 SUSWRAN#(此信号 为低会导致不上电)给到 EC 然后发出 RSMRST#(PCH 内部 ACPI 控制器的复位清零信号)待机电压电源好给到 PCH,通知南桥此时待 机电压正常,如果 EC 检测不到适配器,在电池模式下则 EC 需收到 开机触发信号 PWRBTN

5、#后,才会开启 PCH 待机电压, 4. 当按下开机键,产生高低高的脉冲信号给到 EC,EC 在供电 时 钟复位且程序正常,适配器检测,休眠信号,逻辑均正常后会发出 PWRBTN#给到 PCH, 5. PCH 在待机供电 时钟 复位,BATLOW#(此信号为低时会导 致不开机,由 VCCSUS3_3 上拉),且收到 RSMRST#,逻辑均正常后, 会依次发出 SLP_S5#,SLP_S4#,SLP_S3#, SLP_A#, SLP_LAN#(后 两个一般很少用)给到 EC. 6. EC 在收到 SLP#信号后会通过转换去开启系统电压,其中 SLP_S5#,SLP_S4#发往 EC 控制产生 S

6、3 电压, 如内存供电, 桥供电, SLP_S3#会控制产生 S0 电压,如仁宝的 VS 电压,以及产生桥的其 他电压,独显电压。 7. SLP_A#,作为 AMT 电压的开启信号,此信号基本不采用,如 采用,此信号在触发之前就会产生。 SLP_LAN#,作为 LAN 子系统的休眠的控制信号,用于控制产生网 卡供电,如机器支持网络唤醒,此信号在待机时就会为高,不能比 SLP_A#或 SLP_S3#产生的更迟,(以上两个信号大多数机型不支持 主动睡眠技术,故不采用,有些国外品牌,高端机使用,可忽略) VCCASW,为主动睡眠电路的供电,上电后必须要有电压,1.05V, 如果机器使用 AMT,则此

7、信号由 SLP_A#控制产生。不使用时用 S0 电压,(可忽略) 8 当所有电压都 OK 后(除 VCORE),各路电压电源 IC 发出 PG结合给到EC,EC会发出PWROK给到PCH (PWROK APWROK 基本相连),通知此时整机电压 OK, 9. PCH 在收到 PWROK,APWROK,DPWROK 后会使 25m 晶振起振,随后 PCH 会发出 CS#选中 BIOS 并读取 BIOS 程序配置 相应 GPIO。 PCH 开始开启内部时钟模块,输出各路时钟,接着 PCH 发出 DRAMPWROK 给到 CPU 指示此时内存电压以稳定,用于 CPU 发出 DRAMRST#给三代内存

8、作为复位, 10. 当 PCH 输出的时钟稳定后会延时发出 PROCPWRGD 给到 CPU 的 UNCOREPWRGD 脚,指示此时非核心电压已经 OK,用于 CPU 发出 SVID 产生 CPU 核心供电,VCCCORE_CPU. 11, CPU 开始发出 SVID 开启 CPU 核心电压。 12. 当 CPU 核心电压 OK 后,通常由 CPU 电源管理芯片的 PG 和 EC 发出的 PCH_PWROK 逻辑相与产生 SYS_PWROK 给到 PCH, 通知此时 CPU 核心电压以稳定且 OK. 13, 当 PCH 收到 SYS_PWROK,最后发出 PLTRST#, 14, PLTRST#会去往 CPU 的 RSTIN#脚作为 CPU 复位, 15, 最后 CPU 收到 PLTRST#后,完成硬启动,开始寻址。 16, 当 POST 过内存后 CPU 再次发出 SVID 给电源 IC 开启集显供 电。 另附一张图纸里的上电时序图: 时钟分布: Aersin 制作

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号