数字电路试题五套(含答案)汇总.doc

上传人:F****n 文档编号:101522721 上传时间:2019-09-28 格式:DOC 页数:23 大小:2.32MB
返回 下载 相关 举报
数字电路试题五套(含答案)汇总.doc_第1页
第1页 / 共23页
数字电路试题五套(含答案)汇总.doc_第2页
第2页 / 共23页
数字电路试题五套(含答案)汇总.doc_第3页
第3页 / 共23页
数字电路试题五套(含答案)汇总.doc_第4页
第4页 / 共23页
数字电路试题五套(含答案)汇总.doc_第5页
第5页 / 共23页
点击查看更多>>
资源描述

《数字电路试题五套(含答案)汇总.doc》由会员分享,可在线阅读,更多相关《数字电路试题五套(含答案)汇总.doc(23页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术试卷一一、 填空(每空1分,共分)、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD、最基本的门电路是: 、 、 。、有N个变量组成的最小项有 个。4、基本RS触发器的特征方程为_ ,约束条件是 _.5、若存储器的容量是2564RAM,该RAM有 _存储单元,有 字,字长_位,地址线 根。6、用N位移位寄存器构成的扭环形计数器的模是_.7、若令JK触发器的J=K=T则构成的触发器为_.8、如图所示,Y= 。9、如图所示逻辑电路的输出Y= 。10、已知Y=,则= , 。11、组合逻辑电路的特点是_、_;与组合逻辑电路相比,时

2、序逻辑电路的输出不仅仅取决于此刻的_;还与电路 有关。二、 化简(每小题5分,共20分)1、公式法化简()()2、用卡诺图法化简下列逻辑函数()()三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)P QA QB QC QD CT 74LS161 LD CP A B C D CrQA 、QB 、QC、QD:数据输出端;A 、B、C、D:数据输入端;P、T:计数选通端;:异步复位端;CP:时钟控制输入端;:同步并置数控制端;C:位输出端;五、某汽车驾驶员培训班结业考试,有三名评判员,其中A为主评判员,B、C为

3、副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)数字电子技术试卷一参考答案一、 填空(每空1分,共分)1、;、;。2、与、或、非。3、。4、5、1024、256、4位、8根。6、2N。7、T触发器。8、Y=A+B。9、10、;=11、即刻输入、即刻输出;输入信号、原来状态。二、 化简(每小题5分,共20分)1、公式法:;2、卡诺图法:;三、(本题10分)四、(本题15分)反馈置“0”法:五、(本题15分)解:根据设计要求,设输入变量为A(主评判员)、

4、B、C(副评判员)=1时,认为合格;A、B、C=0时认为不合格;输出变量为L=1通过,L=0不通过。六、(本题15分)数字电子技术试卷二一、填空(每空1分,共20分)1、()2=( )10=( )8=( )16; (27)10=( )8421BCD。2、客观事物的最基本的逻辑关系有_ 逻辑_ 逻辑和_逻辑三种。3、函数的反演式= ;函数的对偶式 = 。4、51个“1”连续进行异或运算,其结果是 。5、基本R-S触发器的特征方程为_ ;约束条件是 。6、按照逻辑功能的不同特点,数字电路可分为_、_两大类。7、J-K触发器,当J=K=0时,触发器处于_状态;J=0、K=1时,触发器状态为_;K=0

5、、J=1时,触发器状态为_;J=K=1时,触发器状态_。8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为 ;构成最长模计数器模长为 。二、化简(每题5分,共20分)1、用公式法化简下列逻辑函数。 1) 2) 2、用卡诺图法化简下列逻辑函数。 1)(0,2,3,4,8,10,11) 2) (0,1,4,9,12,)+(2,3,6,10,11,14)三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分) 四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形画出Q波形。(

6、8分) 五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表如下所示。(16分)六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)数字电子技术试卷二参考答案一、填空(每空1分,共20分)1、77,115,4D,。2、与、或、非。3、,。4、1。5、,(或RS=0)。6、组合逻辑电路,时序逻辑电路。7、保持,置“0”,置“1”,翻转(或计数)。8、6,7。二、化简(每题5分,共20分)1、1)F=A+B 2)2、1) 2)数字电子技术试卷三一、填空题(共19分,每空1分) 1按逻辑功能的

7、不同特点,数字电路可分为 和 两大类。 2在逻辑电路中,三极管通常工作在 和 状态。 3(406)10=( )8421BCD 4一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。 5TTL集成JK触发器正常工作时,其和端应接 电平。 6单稳态触发器有两个工作状态 和 ,其中 是暂时的。 7一般ADC的转换过程由 、 、 和 4个步骤来完成。 8存储器的存储容量是指 。某一存储器的地址线为A14A0 ,数据线为D3D0 ,其存储容量是 。一、 判断题(共16分,每题2分) 1TTL或非门多余输入端可以接高电平。( ) 2寄存器属于组合逻辑电路。( ) 3555定时器可以

8、构成多谐振荡器、单稳态触发器、施密特触发器。( ) 4石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( ) 5PLA的与阵列和或阵列均可编程。( ) 6八路数据分配器的地址输入(选择控制)端有8个。( ) 7关门电平UOFF是允许的最大输入高电平。( ) 8最常见的单片集成DAC属于倒T型电阻网络DAC。( )三、选择题(共16分,每题2分) 1离散的,不连续的信号,称为( )。A模拟信号 B.数字信号2组合逻辑电路通常由( )组合而成。 A门电路 B.触发器 C.计数器38线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是( )。 A111 B.010 C.00

9、0 D.1014十六路数据选择器的地址输入(选择控制)端有( )个。 A16 B.2 C.4 D.85一位8421BCD码译码器的数据输入线与译码输出线的组合是( )。 A4:6 B.1:10 C.4:10 D.2:46常用的数字万用表中的A/D转换器是( )。 A逐次逼近型ADC B.双积分ADC C.并联比较型ADC7ROM属于( )。 A组合逻辑电路 B.时序逻辑电路8有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )。 A.1011-0110-1100-10000000 B.1011-0101-0010-00010000四、综合题(32分)1、对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(9分)Z= BC=02、对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8分) 例: 与门 Y=AB &BAY&YBA=1YBA u O u I CTG (a) (b) (c) (a) (b)

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 教学/培训

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号